| 000 |
|
01350nam 2200289 450 |
| 001 |
|
CAL 012024097826 |
| 005 |
|
20240918110330.8 |
| 010 |
__ |
■a978-7-121-48339-4■dCNY45.00 |
| 099 |
__ |
■aCAL 012024097826 |
| 100 |
__ |
■a20240917d2024 em y0chiy50 ea |
| 101 |
0_ |
■achi |
| 102 |
__ |
■aCN■b110000 |
| 105 |
__ |
■aak a 000yy |
| 106 |
__ |
■ar |
| 200 |
1_ |
■a数字电路的FPGA设计与实现■e基于Quartus Prime和Verilog HDL■f主编陈军波, 何青■Ash+...... |
| 210 |
__ |
■a北京■c电子工业出版社■d2024 |
| 215 |
__ |
■a207页■c图■d26cm |
| 225 |
2_ |
■a卓越工程师培养系列■Azhuo yue gong cheng shi pei yang xi lie |
| 320 |
__ |
■a有书目 |
| 330 |
__ |
■a本书选用Intel公司的FPGA芯片及Quartus Prime环境,以深圳市乐育科技有限公司的LY-EP4CM型F+...... |
| 410 |
_0 |
■12001 ■a卓越工程师培养系列 |
| 517 |
1_ |
■a基于Quartus Prime和Verilog HDL■Aji yu Quartus Prime he Verilo+...... |
| 606 |
0_ |
■a数字电路■x可编程序逻辑阵列■Ashu zi dian lu |
| 690 |
__ |
■aTN790.2■v5 |
| 701 |
_0 |
■a陈军波■4主编■Achen jun bo |
| 701 |
_0 |
■a何青■4主编■Ahe qing |
| 801 |
_0 |
■aCN■c20240917 |
| 905 |
|
■aGSXY■fTN790.2/C412*1■g1735458■g1735459■g1735460 |